MachXO3 FPGA

将来を见据えた制御PLDとブリッジデザイン

机能と性能の品质は下げずに,制御PLDデザインとデバッグを简略化 - 最大9400LUT数と384のI / Oを备えたMachXO3デバイスファミリーに更に多くの机能を搭载。

安全と信頼性 - パスワードによって悪质な攻撃からデザインを保护し,最先端のソフトエラー検出机能·补正机能によってエラーを缓和します。

复数の4Kセンサーとディスプレイ间を接続-MIPI d-PHY,CSI-2もしくはDSIインターフェース実装するため高速900Mbps I / Oを使用。

  • 最大9400LUT数との348 I / Oピン
  • バックグラウンドのアップグレード,ヒットレスI / O再构成,デュアルブートエラー复元を备えたインスタントオン1ms的起动
  • 1.2Vもしくは3.3 / 2.5Vコアの低电圧可能
  • SPI,I2Cおよびにタイマカウンタ·インターフェースをレガシーデザインに追加
  • 不挥発性,复数回プログラマブルNVCM含むMachXO3L
  • 无制限に再构成可能な闪存対応
  • 惊くほど小さい(2.50×2.50 MM)WLCSPパッケージと0.50毫米と0.80毫米ピッチのBGAパッケージが利用可能

リンクを飞ぶ

ファミリーテーブル

MachXO3デバイス选択ガイド
パラメータ MachXO3L-640 /
MachXO3LF-640
MachXO3L-1300 /
MachXO3LF-1300
MachXO3L-2100 /
MachXO3LF-2100
MachXO3L-4300 /
MachXO3LF-4300
MachXO3L-6900 /
MachXO3LF-6900
MachXO3L-9400 /
MachXO3LF-9400
LUT密度 640 1300 2100 4300 6900 9400
分散型RAM(千比特) 10 16 34 54 73
EBR SRAM(千比特) 64 64 74 92 240 432
PLL 1 1 1 2 2 2
一世2C 2 2 2 2 2 2
SPI 1 1 1 1 1 1
タイマー/カウンタ 1 1 1 1 1 1
オシレーター 1 1 1 1 1 1
MIPI d-PHY対応 あり あり あり あり あり あり
マルチタイムプログラマブルNVCM MachXO3L MachXO3L MachXO3L MachXO3L MachXO3L MachXO3L
プログラマブル闪光 MachXO3LF MachXO3LF MachXO3LF MachXO3LF MachXO3LF MachXO3LF
0.4毫米间隔I / Oカウント
640 1300 2100 4300 6900 9400
36ボールWLCSP(2.5×2.5mm的)1 28
49ボールWLCSP(3.2×3.2mm)的1 38
81ボールWLCSP(3.8×3.8 MM)1 63
0.5毫米间隔I / Oカウント
640 1300 2100 4300 6900 9400
121ボールcsfBGA(6×6mm)的1 100 100 100 100
256ボールcsfBGA(9×9mm的)1 206 206 206 206 206
324ボール升csfBGA(10×10mm)的1 268 268 281
0.8毫米间隔I / Oカウント
640 1300 2100 4300 6900 9400
256ボールCABGA(14×14 MM) 2062 2062 2062 2062 2063
324ボール升CABGA(15×15毫米) 2792 2792 2792
400ボールCABGA(17×17mm)的 3352 3352 3353
484ボールCABGA(19×19毫米) 3843

1.パッケージはE = 1.2Vデバイスでのみ使用可能です

2.パッケージはC = 2.5V / 3.3Vデバイスでのみ使用可能です

3.パッケージは,E = 1.2VとC = 2.5 / 3.3Vの両方のデバイスで使用できます

ソリューション

制御PLD

  • 不挥発性PLD(640から9400LUT数及び28から384のI / O)はサーバー,通信ボックス,产业用コントローラーを含む幅広いアプリケーションに対応
  • 热出力管理や制御PLD等のハードウェア管理机能をMachXO3及びL-ASC10に统合することによりコストとBOM削减
  • ヒットレスI / Oによってシステム运転を妨げることなく机能追加及びインシステムバグの改良
  • KKRevealを使用してオンチップデバッグを行うことにより基板デバッグを迅速に完了

CSI-2イメージセンサ·インターフェイス

  • CSI-2高速差动信号をサポート
    • 送信·受信インターフェイス
  • CSI-2を1〜4レーンで800Mbps的まで
  • 49 WLCSP(3.2×3.2毫米)でも実装可能
  • RAW,YUV,RGB各フォーマットに対応

DSI液晶ディスプレイ·インターフェイス

  • DSI信号方式に対応
    • HS(高速)モード送信
    • LP(低功耗)モード送信及び受信
  • 49 WLCSP(3.2×3.2毫米)でも実装可能
  • RGB,的YCbCr,及びユーザ定义各フォーマットに対応
  • 入力バスもDSIにすることでLCDを置换可能

コントローラやプロセッサのインターフェイス拡张

  • 低コスト·マイクロコントローラのGPIOを拡张してコスト削减
  • システム·コントローラにSPI及びI2Cインターフェイスをさらに追加
  • 电圧レベル変换を简単に実行
  • システム·ステータスレジスタをPLDに実装してシステム管理を简素化

デザインリソース

IP&リファレンスデザイン

プレテスト,再利用可能な机能を利用して设计の労力を軽减

アプリケーションノート

当社のFPGA,开発ボードのラインナップを最大活用する方法

ソフトウェア

使いやすい设计フローの完全版

开発キット&ボード

当社の开発キットとボードで设计プロセスの合理化

プログラミング ハードウェア

当社のプログラミングハードウェアでインシステム·プログラミング,インサーキット再构成の负担を軽减

ドキュメント

购読もしくは购読の変更をするには,ドキュメント通知でアカウントにログインしてください



サポート

技术サポート

サポートが必要な方はこちらまで

ライセンス

ソフトウェア,IPライセンスが必要な方はこちらまで

品质と信頼性

疑问に关する参考资料

与大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方把饼干在我们的网站。继续使用这个网站,你同意使用Cookie和描述我们Cookie政策