ラティスsensAIスタック

AIの推论を行うエッジアプリケーションの开発期间を短缩

ラティス新生青春スタックはFPGAベースの机械学习/人工知能(AI)ソリューションの実装のための评価,开発,デプロイ,に必要なものすべてを提供します - それは,モジュール型ハードウェアプラットフォーム,サンプル用デモンストレーション回路,リファレンスデザイン,ニューラルネットワークIPコア,开発ソフトウェア,そして,カスタムデザインサービス,です。

ラティスFPGAの机械学习ソリューションは柔软度が高く,简単に実装可能で,低消费电力(约1毫瓦以下から1 W),小型(パッケージサイズは5毫米2から)で,量产时のコストにも竞争力があります。

ラティスは,モバイル端末,スマートホーム,スマートシティ,スマートファクトリー,スマートカーを含む,多様なエッジアプリケーション用のオールウェイズ·オンでデバイス上での実行が可能なAIを开発するための期间短缩をお手伝いすることができます。

sensAI

リンクに飛ぶ

ビデオ

格子时尚sensAI扩大图像

ラティスsensAI:エッジアプリケーション向け低消費電力AI

全功能的grid sensAI栈包含了开发人员需要评估、开发和部署基于fpga的机器学习/人工智能解决方案所需的一切——模块化硬件平台、示例演示、参考设计、神经网络IP核心、开发软件工具和定制设计服务。

設計方法の概要

sensAI框图

  • 開発期間を短縮するエンドツーエンドソリューション
  • サポートされるNNモデルは,利用可能なリソースに最适化されます
  • トレーニングはGPUが搭载されたシステム上のTensorflowなどの标准的な机械学习フレームワークを使用して実行します
  • データセットにタグを付ける方法の说明を含んだサンプルデータセットが提供されます

システム構成の具体例

以下の図は,FPGAがAI / MLソリューションで使用される具体例です。ラティスのFPGAは,シンプルで低消费电力,小型のパワフルでスケーラブルなAI / MLソリューションを提供します。ダウンロードして评価することが可能なハードウェアデモンストレーションをご覧ください。

ECP5 / iCE40 UltraPlus型FPGAによるAI推论

  • ECP5またはiCE40 UltraPlus FPGAでオールウェイズ・オンのAIソリューションを実現
  • 低レイテンシかつ安全なシステム构成
  • そのほかのFPGAリソースにはシステム制御回路などを実装することが可能

iCE40 UltraPlus FPGAによるイベントトリガ型プリプロセッシングAI推論

  • iCE40 UltraPlus型FPGAでオールウェイズ·オンのキーフレーズまたは物体検出を実现
  • 设定された要件を満たしたときのみ高性能ASIC / ASSPを起动して以降の处理を行う
  • システム全体の消费电力を削减

ECP5 FPGAによるプリプロセッシングAI推论

  • 处理性能/消费电力の最适化が可能なニューラルネットワーク处理をECP5に実装
  • ECP5のフレキシブルなI / Oはシステム上の旧型センサーデバイスなどと接続可能
  • システムコントロール机能はローエンドMUCで対応

ECP5 / iCE40 UltraPlusによるポストプロセッシングAI推論

  • 大幅なシステム変更をせずにAI推論機能を追加
  • 处理性能/消费电力の最适化が可能なニューラルネットワーク处理をECP5 / iCE40 UltraPlus型に実装
  • ASIC / ASSPはデータプリプロセッシングを行い,AI推論のためのデータだけ出力

ハードウェアプラットフォーム

フレキシブルで再プログラム可能なFPGAハードウェア開発プラットフォームを使って,ラティスのデモンストレーション回路を評価したりお客様のカスタムAI /毫升ソリューションをお試しいただくことができます

  • エンベデッドビジョン開発キット(EVDK)- 1 w以下の消費電力が求められるAIデザインのためのECP5 FPGAベースのモジュール型開発プラットフォームです。インタフェース拡張ボードはMIPI CSI-2, eDP嵌入式显示接口,HDMI, GigE愿景,USB 3.0などのビデオインタフェースをサポートします。
  • モバイル開発プラットフォーム——数兆瓦の消費電力が求められるAIデザインのためのiCE40 UltraPlus FPGAベースの開発プラットフォームで,基板上にイメージセンサ,マイク,磁気センサー,圧力センサー,ジャイロセンサーが実装されています。
  • Himax社HM01B0 UPduinoシールド——映像と音をセンシングデータとしてAI処理する回路を実装するのに最適なiCE40 UltraPlus FPGAベースの開発キットです.Upduino 2.0ボードとHimax社のイメージセンサーモジュールを組み合わせた開発キットです。
  • DPControl社iCEVisionボード——DPControl社が開発した,iCE40 UltraPlus FPGAと標準的なイメージセンサーコネクタと接続可能な複数のコネクタを持つスマートビジョン開発に特化した開発ボードです。

莱迪思IP专斋コア

ニューラルネットワーク・アクセラレータIPコアは畳み込み,プーリング,完全結合のネットワークレイヤをサポートします

開発ソフトウェア

ニューラルネットワークコンパイラを含むラティス新生青春ソリューションスタックは,RTL设计の経験なしで,TensorFlow,来自Caffe,Kerasで设计されたネットワークを简単にラティスのFPGAに実装することかできます。

ニューラルネットワークコンパイラの出力はラティスのFPGA开発ツールフロー,ECP5はラティス钻石,iCE40 UltraPlus型は辐射,を介して,システム上のFPGAにデプロイされます。

  • ニューラルネットワークコンパイラ- ラティスCNN / BNNコンパクトアクセラレータIPコアに実装するために,ネットワークの解析,シミュレート,コンパイルを短时间で実行します。

デモ&リファレンスデザイン

プロバイダー ECP5 / ECP5-5G iCE40 UltraPlus型
人脸识别 晶格
キーフレーズ検出 晶格
ハンドジェスチャ検出 晶格
人感検出 晶格
人数カウント 晶格
人间の颜検出 晶格
荷物検出 晶格,Wipro
車両の識別 晶格,Softnautics
速度標識検出 晶格
可编程逻辑参考设计
プロバイダー ECP5 / ECP5-5G iCE40 UltraPlus型
人脸识别 晶格
オブジェクトカウント 晶格
キーフレーズ検出 晶格
人感検出 晶格

カスタムデザインサービス

ラティスsensAIスタックは,モバイル,スマートホーム,スマートシティ,スマートカーなどのさまざまな最終製品にカスタムソリューションを提供できる,ワールドワイドな設計サービスのエコシステム,を含んでいます。ラティスsensAI認定パートナー企業に関する詳しい情報はこちらをご覧ください。

ドキュメント

信息资源
标题 数量 日期 格式 大小
格点sensAI栈产品宣传册
I0265 5.0 10/23/2019 PDF 1.5 MB


电子工业奖2019

物联网年度产品

EDN Hot 100产品奖

工具和开发

AI突破奖

最佳的基于ai的工程解决方案

Assodel奖2019

最好的工业和汽车相关的硬件产品

2018中国电子市场编辑选择奖

最具竞争力的FPGA产品

与大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用本网站所述的cookiesCookie政策