晶格联系平台

启用低功耗、高可靠性和高性能设计

Lattice Nexus FPGA平台结合了Lattice长期以来的低功耗FPGA专业知识和领先的28nm FD-SOI半导体制造技术。通过这个平台,Lattice能够快速开发低功耗、高性能、高可靠性和小尺寸的多种器件系列。

Lattice Nexus平台提供了三个层次的创新:

  • 电路:与批量处理相比,功耗降低75%,软错误率降低100倍
  • 架构:嵌入式大RAM块优化常见AI算法的实现
  • 解决方案:通过IP、参考设计和软件堆栈提供更完整的解决方案

三级创新

电路:

  • FD-SOI技术的绝缘门使可编程反向偏置,提供性能/功率优化
  • 关键区域(橙色)的尺寸减少提供了100倍的SER可靠性改进
  • FD-SOI利用批量CMOS过程并具有更少的处理步骤

架构:

  • 优化边缘计算与嵌入式大RAM
  • 通过避免片外存储器访问来提高性能
  • 消除与访问外部内存相关的功耗

解决方案:

  • 解决方案侧重于人工智能、嵌入式愿景和安全
  • 参考设计、工具包、软IP和软件加速了产品开发
  • 完整的端到端解决方案提供了更快的上市时间

文档

信息资源
标题 数量 版本 日期 格式 大小
格子Nexus平台:重新定义低功率,小形状FPGA
WP0022 rev 1 4/21/2020 PDF 576.8 KB
用于关键任务应用的Lattice Nexus FPGA平台的优点指南yabovip888
WP0028 1.0 1/22/2021 PDF 449.4 KB

*点击“更改通知我”按钮,表示您同意接收您所选文件的更改通知。

像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookie饼干的政策