莱迪思的解决方案

所有你需要快速,轻松地完成设计

解决方案类型
设备支持亚搏国际网址
标签
供应商
  • I2C总线主机

    参考设计

    I2C总线主机

    演示如何快速和可配置的I 2 C总线主控制器可以被构造并用在晶格CPLD / FPGA器件
    I2C总线主机
  • I2C主 -  WISHBONE兼容

    参考设计

    I2C主 - WISHBONE兼容

    基于OpenCores I2C主核,本参考设计提供了I2C与WISHBONE总线之间的桥梁
    I2C主 -  WISHBONE兼容
  • MachXO2转接板

    MachXO2转接板

    一个简单的低成本板,提供对MachXO2 plus LED的完整I/O访问、原型区电源和板上编程。
    MachXO2转接板
  • 简单的Σ-ΔADC

    参考设计

    简单的Σ-ΔADC

    工具上使用的FPGA differntial LVDS输入(或廉价的模拟比较器)的模拟 - 数字(ADC)。节约成本,无需外部ADC器件。
    简单的Σ-ΔADC
  • SPI从到PWM生成

    参考设计

    SPI从到PWM生成

    集使用从外部SPI主数据的PWM(脉宽调制器)的频率和占空比。
    SPI从到PWM生成
  • MachXO2的I2C嵌入式编程访问固件

    参考设计

    MachXO2的I2C嵌入式编程访问固件

    提供用于从微控制器连接到MachXO2的C代码,以及用于在外部主机和MachXO2之间实现I2C的RTL
    MachXO2的I2C嵌入式编程访问固件
  • 本地互联网络(LIN)

    IP核

    本地互联网络(LIN)

    发送和接收完整的LIN帧根据LIN协议规范执行串行通信
    LIN
    本地互联网络(LIN)
  • UART-WISHBONE兼容

    参考设计

    UART-WISHBONE兼容

    UART(通用异步接收器/发送器)同时提供Rx和Tx的WISHBONE系统总线和RS232串行通信信道之间。
    UART-WISHBONE兼容
  • SDR SDRAM控制器-高级

    参考设计

    SDR SDRAM控制器-高级

    提供了一个简单的通用系统接口总线主机,降低了用户的努力来应对SDRAM命令接口。
    SDR SDRAM控制器-高级
  • CAN-CTRL

    IP核

    CAN-CTRL

    符合CAN 2.0和CAN FD(ISO 11898-1.2015)。类似飞利浦SJA1000 - 误差分析,诊断,系统维护和优化功能。
    CAN-CTRL
  • AK-MACHXO2-7000开发板

    AK-MACHXO2-7000开发板

    低成本开发平台,包括MachXO2-7000 FPGA、以太网、SDRAM、microSD、串行闪存、UART、VGA输出和嵌入式JTAG程序员
    AK-MACHXO2-7000开发板
  • 循环冗余校验

    参考设计

    循环冗余校验

    器具CRC发生器和校验器与来自CRC-1多项式订单CRC-64
    循环冗余校验
  • STEP-MXO2发展局

    STEP-MXO2发展局

    小,线路板型40引脚DIP的板卡围绕打造莱迪思MachXO2的。可在中国唯一的。
    STEP-MXO2发展局
  • BSCAN  - 多端口连接(BSCAN2)

    参考设计

    BSCAN - 多端口连接(BSCAN2)

    器物上的FPGA的IEEE 1149.1标准的边界扫描端口。多扫描端口连接在一起哪里不进IEEE 1149.1端口。
    BSCAN  - 多端口连接(BSCAN2)
  • I2C总线控制器的串行EEPROM

    参考设计

    I2C总线控制器的串行EEPROM

    提供标准微处理器和I2C串行EEPROM设备之间的接口
    I2C总线控制器的串行EEPROM
  • LED/OLED驱动程序

    参考设计

    LED/OLED驱动程序

    驱动经由WISHBONE总线的LED。默认定位到一个GM1WA55311A LED,但可以用于控制其它LED或OLED具有类似功能。
    LED/OLED驱动程序
  • MIPI CSI-2接收桥

    参考设计

    MIPI CSI-2接收桥

    使移动CSI-2(相机串行接口)图像传感器接口到一个嵌入的图像信号处理器。截至4个车道,每车道900 Mbps的
    MIPI CSI-2接收桥
  • MIPI CSI-2发送桥

    参考设计

    MIPI CSI-2发送桥

    启用的像subLVDS或HiSPI到MIPI CSI-2图像输入桥接。截至4个车道,每车道900 Mbps的
    MIPI CSI-2发送桥
  • MIPI DSI接收桥

    参考设计

    MIPI DSI接收桥

    允许的AP(应用处理器)或其它DSI源接口到非DSI(如LVDS)显示器。在每通道900 Mbps高达4个数据通道
    MIPI DSI接收桥
  • 第1页的4
    第一 以前
    1 2 3 4
    下一个 持续
    与大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方把饼干在我们的网站。继续使用这个网站,你同意使用Cookie和描述我们Cookie政策