简单Sigma-Delta模数转换器

使用FPGA模拟

参考设计标志简单的Σ-Δ模拟数字转换器参考设计的目标在莱迪思CPLD或FPGA的模拟数字转换器的实现。该参考设计支持使用外部的模拟比较器装置的,或亚搏国际网址任选片上LVDS与差动LVDS输入支撑装置缓冲。实现该参考设计可以消除对专用且昂贵的模拟到数字电路(ADC),电源监控器,和/或换能器的需要。

该设计可以用很少的逻辑资源来实现,并且具有足够的灵活性,以满足各种应用。yabovip888简单的Σ-ΔADC是用于监视的各种传感器和系统的电源轨的最佳选择。

跳到

框图

性能和尺寸

测试的设备* 性能 I/O引脚 设计尺寸 修订
ICE40UP5K-SG48I型 >75兆赫 13 + 1(VREF) 99个LUT 1.0条
LCMXO2-1200HC-6MG132CES > 150兆赫 13 + 1(VREF) 62个LUT 1.3款
LCMXO2280C-5FT256C > 150兆赫 13 + 1(VREF) 51卢特 1.3款
LFXP2-5E-5FT256C > 150兆赫 13 + 1(VREF) 66卢特 1.3款

*也可以在其他设备上工作。

注:性能和设计上图所示尺寸只是估计。实际结果可能取决于所选择的参数,时序限制和设备实现而变化。看到设计的使用说明。所有的编码和设计工作除非另有说明,在PC平台上完成的。

文档

技术资源
标题 版本 日期 格式 尺寸
简单的Sigma-Delta ADC源代码
1.5条 2018年9月26日 压缩 1.5 MB
简单的Sigma-Delta ADC,文档
FPGA-RD-02047 1.5条 2018年9月26日 PDF 110万


与大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方把饼干在我们的网站。继续使用这个网站,你同意使用Cookie和描述我们Cookie策略