晶格的解决方案

所有你需要快速,轻松地完成设计

解决方案类型
设备支持亚搏国际网址
标签
供应商
  • I3C主IP核

    IP核

    I3C主IP核

    所述MIPI I3C说明书以下总线控制器。高达12.5 MHz的推挽式,传统I2C支持多主机功能,在波段中断,热加入亚搏国际网址多
  • I3C从IP核

    IP核

    I3C从IP核

    接口到MIPI I3C规范。高达12.5 MHz的推挽式,传统I2C支持多主机功能,在波段中断,热加入亚搏国际网址多
  • 单线聚合

    参考设计

    单线聚合

    使用低成本FPGA汇聚多个数据作为I2C,UART,I2S和GPIO以TDM方式流这样,发射一个超过单根导线,和去聚集体。
  • GPIO IP核

    IP核

    GPIO IP核

    通过点阵存储器映射接口(LMMI)或高级外设总线接口(APB)检测并控制的GPIO。
  • SPI主机IP核

    IP核

    SPI主机IP核

    通信与外部SPI从设备。可配置的数据宽度,FIFO的Tx / Rx深度,极性时钟模式和存储器接口。
  • SPI从IP核

    IP核

    SPI从IP核

    SPI总线的接口。可配置的数据宽度,极性,时钟模式和内存接口。
  • I2C从IP核

    IP核

    I2C从IP核

    接口I2C总线。亚搏国际网址支撑件7位和可编程SCL频率10位寻址模式。标准,快速及高速模式八方支援 - 高达1 Mbit / s的亚搏国际网址
  • I2C主IP核

    IP核

    I2C主IP核

    控制I2C总线。亚搏国际网址支撑件7位和可编程SCL频率10位寻址模式。标准,快速及高速模式八方支援 - 高达1 Mbit / s的亚搏国际网址
  • I2C总线主

    参考设计

    I2C总线主

    演示如何快速和可配置的I 2 C总线主控制器可以被构造并用在晶格CPLD / FPGA器件
  • I2C主 -  WISHBONE兼容

    参考设计

    I2C主 - WISHBONE兼容

    基于所述OpenCores的I2C主芯,该参考设计提供了I2C和WISHBONE总线之间的桥
  • 与大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方把饼干在我们的网站。继续使用这个网站,你同意使用Cookie和描述我们Cookie政策