莱迪思的解决方案

你所需要的一切都能快速轻松地完成你的设计

解决方案类型
设备支持亚搏国际网址
标签
供应商
  • I2C总线主

    参考设计

    I2C总线主

    演示如何在Lattice CPLD/FPGA设备中构造和使用快速可配置的I2C总线主控制器
  • SDR SDRAM控制器 - 高级

    参考设计

    SDR SDRAM控制器 - 高级

    提供了一个简单的通用系统接口总线主机,降低了用户的努力来应对SDRAM命令接口。
  • 4256ZE的ispMACH接口板

    董事会

    4256ZE的ispMACH接口板

    一个简单的低成本的板,提供给ispMACH4256ZE(TN144封装)完成I / O访问+的LED,原型区和更多。
  • BSCAN  - 多端口连接(BSCAN2)

    参考设计

    BSCAN - 多端口连接(BSCAN2)

    器物上的FPGA的IEEE 1149.1标准的边界扫描端口。多扫描端口连接在一起哪里不进IEEE 1149.1端口。
  • I2C从机/外设

    参考设计

    I2C从机/外设

    器具在FPGA或CPLD的I2C从模块。如下I2C规范来提供设备寻址,读/写操作和确认
  • SPI控制器 -  WISHBONE兼容

    参考设计

    SPI控制器 - WISHBONE兼容

    提供具有叉骨总线的微处理器与外部SPI设备之间的接口。
  • LPC(低引脚数)总线控制器

    参考设计

    LPC(低引脚数)总线控制器

    器具是低引脚计数总线控制器 - 基于英特尔低引脚数接口规范(版本1.1)
  • 读写用户代码

    参考设计

    读写用户代码

    读取或更改USERCODE或通过通用I / O用户电子签名(UE)的不设备上重新编程整个Flash或中断系统。
  • BSCAN  - 多端口寻址缓冲器(BSCAN-1)

    参考设计

    BSCAN - 多端口寻址缓冲器(BSCAN-1)

    可以通过标准的IEEE 1149.1接口来访问所述的多边界扫描测试接入端口(TAP)寻址缓冲功能
  • SPI GPIO扩展器

    参考设计

    SPI GPIO扩展器

    扩大微处理器通用I / O端口,串行外围接口(SPI)
  • GPIO扩展器

    参考设计

    GPIO扩展器

    提供一种使用Lattice PLD作为GPIO扩展器的解决方案
  • HDLC控制器

    参考设计

    HDLC控制器

    器具HDLC(高级数据链路控制),位于OSI链路层2支撑LAPB,LAPD,LLC和SDLC有一些修改亚搏国际网址
  • PWM风扇控制器 -  WISHBONE兼容

    参考设计

    PWM风扇控制器 - WISHBONE兼容

    使用PLD和MOSFET电路实现PWM风扇控制,以提供简单2针或3针风扇的速度控制。
  • SPI外设

    参考设计

    SPI外设

    实现了一个串行外围接口(SPI)从设备接口,提供全双工,同步,串行通信与SPI主
  • 网络唤醒

    参考设计

    网络唤醒

    的WoL允许网络上的负载/客户端上通过经由网络发送的消息被打开,通过直到需要对备用模式保持装置在省电。
  • 快速页模式DRAM控制器

    参考设计

    快速页模式DRAM控制器

    实现了快速页模式(FPM)DRAM控制器
  • 标准SDRAM控制器的ispMACH设备

    参考设计

    标准SDRAM控制器的ispMACH设备

    SDRAM接口标准的微处理器,独立于处理器的类型。设计如图支持两个16MB存储器区域构成为亚搏国际网址4的M×32位
  • 像大多数网站一样,我们使用cookies和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置cookies。继续使用本网站,即表示您同意使用我们网站Cookie政策.