格子解决方案

所有您需要快速和轻松地完成您的设计

解决方案类型
设备支持亚搏国际网址
标签
提供者
  • 软I2C总线主控

    参考设计

    软I2C总线主控

    在Verilog中实现一个软I2C总线主人,支持许多格子FPGA系列亚搏国际网址
    软I2C总线主控
  • 软I2C从外设

    参考设计

    软I2C从外设

    在Verilog中实现了一个软的I2C从外设,支持许多Lattice FPGA家族亚搏国际网址
    软I2C从外设
  • UART - WISHBONE兼容

    参考设计

    UART - WISHBONE兼容

    UART(通用异步接收/发送器)在WISHBONE系统总线和RS232串行通信通道之间提供Rx和Tx。
    UART - WISHBONE兼容
  • SPI-to-UART扩张器

    参考设计

  • SPI控制器- WISHBONE兼容

    参考设计

    SPI控制器- WISHBONE兼容

    提供带有WISHBONE总线的微处理器和外部SPI设备之间的接口。
    SPI控制器- WISHBONE兼容
  • 使用嵌入式功能块的SPI从外设

    参考设计

    使用嵌入式功能块的SPI从外设

    实现外部SPI主机和XO2内部寄存器(用户逻辑)或XO2内存扩展之间的直观接口。
    使用嵌入式功能块的SPI从外设
  • 使用嵌入式功能块的I2C从外设

    参考设计

    使用嵌入式功能块的I2C从外设

    准备使用RTL代码段,实现外部I2C主机和MachXO2内部寄存器或XO2中的内存扩展之间的直观接口
    使用嵌入式功能块的I2C从外设
  • LPC(低引脚数)总线控制器

    参考设计

    LPC(低引脚数)总线控制器

    基于Intel低引脚数接口规范(1.1版)实现低引脚数总线控制器
    LPC(低引脚数)总线控制器
  • SPI Flash控制器与磨损水平

    参考设计

    SPI Flash控制器与磨损水平

    实现对SPI闪存存储器的数据存储的磨损均衡控制 - 擦除存储的有效页的指针的数量,逻辑映射物理表,和。
    SPI Flash控制器与磨损水平
  • I2C从站到SPI主桥

    参考设计

    I2C从站到SPI主桥

    实现了一个I2C从到SPI主桥。
    I2C从站到SPI主桥
  • 的SMBus控制器

    参考设计

    的SMBus控制器

    提供SMBus(系统管理总线)主设备和Wishbone总线之间的桥梁。SMBus是类似于I2C 2线接口。
    的SMBus控制器
  • BSCAN  - 多端口寻址缓冲器(BSCAN-1)

    参考设计

    BSCAN - 多端口寻址缓冲器(BSCAN-1)

    可以通过标准的IEEE 1149.1接口来访问所述的多边界扫描测试接入端口(TAP)寻址缓冲功能
    BSCAN  - 多端口寻址缓冲器(BSCAN-1)
  • 16550 UART收发器

    参考设计

    16550 UART收发器

    器具以PC16550在FPGA兼容的UART。
    16550 UART收发器
  • 第1页共2页
    以前的
    1 2
    下一个 最后
    像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookieCookie政策