莱迪思的解决方案

所有你需要快速,轻松地完成设计

解决方案类型
设备支持亚搏国际网址
标签
供应商
  • CNN加速器IP

    IP核心

    CNN加速器IP

    实现AI与细胞神经网络从普通或定制网络解决方案。配置多达16位的宽度。作品有格神经网络编译器软件工具。
    CNN加速器IP
  • CNN小型加速器IP

    IP核心

    CNN小型加速器IP

    实现与细胞神经网络或具有在毫瓦范围功耗BNNs AI解决方案。作品有格神经网络编译器软件工具。
    CNN小型加速器IP
  • CNN +加速器IP

    IP核心

    CNN +加速器IP

    实现与细胞神经网络的超低功耗AI解决方案。配置多达16位的宽度。作品有格神经网络编译器软件工具。
    CNN +加速器IP
  • CSI-2 / DSI d-PHY接收机

    IP核心

    CSI-2 / DSI d-PHY接收机

    模块化MIPI/D-PHY IP -PHY用于接收MIPI CSI-2/DSI数据进行进一步处理。亚搏国际网址支持最多4个MIPI通道,最高10Gb/s
    CSI-2 / DSI d-PHY接收机
  • CSI-2 / DSI d-PHY发射机

    IP核心

    CSI-2 / DSI d-PHY发射机

    模块化MIPI/D-PHY IP -PHY用于传输MIPI CSI-2/DSI数据。亚搏国际网址支持最多4个MIPI通道,最高10Gb/s
    CSI-2 / DSI d-PHY发射机
  • I3C主IP核

    IP核心

    I3C主IP核

    所述MIPI I3C说明书以下总线控制器。高达12.5 MHz的推挽式,传统I2C支持多主机功能,在波段中断,热加入亚搏国际网址多
    I3C主IP核
  • I3C从IP核

    IP核心

    I3C从IP核

    接口到MIPI I3C规范。高达12.5 MHz的推挽式,传统I2C支持多主机功能,在波段中断,热加入亚搏国际网址多
    I3C从IP核
  • SPI主机IP核

    IP核心

    SPI主机IP核

    通信与外部SPI从设备。可配置的数据宽度,FIFO的Tx / Rx深度,极性时钟模式和存储器接口。
    SPI主机IP核
  • SPI从IP核

    IP核心

    SPI从IP核

    接口SPI总线。可配置的数据宽度,极性时钟模式和存储器接口。
    SPI从IP核
  • I2C从IP核

    IP核心

    I2C从IP核

    接口到一个I2C总线。亚搏国际网址支持7位和10位寻址模式与可编程的SCL频率。标准,快速及高速模式八方支援 - 高达1 Mbit / s的亚搏国际网址
    I2C从IP核
  • I2C主IP核

    IP核心

    I2C主IP核

    控制I2C总线。亚搏国际网址支持7位和10位寻址模式与可编程的SCL频率。标准,快速及高速模式八方支援 - 高达1 Mbit / s的亚搏国际网址
    I2C主IP核
  • LPDDR3 SDRAM控制器

    IP核心

    LPDDR3 SDRAM控制器

    通用存储器控制器与行业标准LPDDR3存储器设备和模块的接口与JESD-209.3规范合
    LPDDR3 SDRAM控制器
  • 视频帧缓冲器

    IP核心

    视频帧缓冲器

    高度可配置的解决方案缓冲视频数据在外部内存,支持图像大小高达4K x 4K与YCbCr 4:2:2, 4:4:4和RGB视频格式亚搏国际网址
    视频帧缓冲器
  • 与大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方把饼干在我们的网站。继续使用这个网站,你同意使用Cookie和描述我们Cookie政策