ADC接口


通讯订阅

参考设计徽标模拟 - 数字转换器(ADC)用于将模拟信号转换成可传送和使用数字逻辑处理的数字表示。该ADC参考设计(RD1089)提供了如何在一个例子LatticeECP3的要么的LatticeECP2FPGA可用于接口到高速ADC装置。具体而言,该ADC接口参考设计支持与所述连接的能力亚搏国际网址德州仪器(TI)ADS64XX家庭的通过的LatticeECP3 FPGA高速LVDS I / O的ADC。的ADS64XX ADC是使用串行LVDS数据输出,以减少所需的接口信号的数目高性能ADC转换器。该参考设计通过一个或两个高速LVDS信号接收的数据样本的输入和串行数据转换为并行字格式。

特征

  • 亚搏国际网址支持与TI ADS64XX ADC转换器接口
  • 亚搏国际网址支撑件12位,14位和16位的ADC样本的数据宽度
  • 亚搏国际网址支撑件1线(一个LVDS对)和2线(2 LVDS对)接口

跳到

框图

性能和尺寸

FPGA系列 速度等级 的LUT FMAX(MHz)的 I / O的 架构资源
LatticeECP3的1 -6 373 > 200 42 3个IDDRs
的LatticeECP22 -5 417 > 200 42 3个IDDRs

使用LFE3-70EA-6FN484CES产生1.性能和使用特性,与格子的ispLEVER 8.0

2.性能和使用特性使用LFE2-6E-5T144C生成带,格子的ispLEVER 8.0软件。当在不同的装置中,密度,速度,或级,性能和利用率采用这种设计可以变化。

文档

技术资源
信息资源
标题 日期 格式 尺寸
模拟数字转换器(ADC)接口
RD1089 1.3 2015年1月6日 压缩 2.8 MB
模拟数字转换器(ADC)接口
RD1089 1.2 4/12/2011 PDF 316.1 KB
标题 日期 格式 尺寸
无线解决方案手册
I0197 3.0 2012年8月14日 PDF 2 MB


与大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方把饼干在我们的网站。继续使用这个网站,你同意使用Cookie和描述我们Cookie政策