分频器


通迅订阅

分频器IP核是一个一个时钟的分频器,它完成一个整数除每个时钟。它支持亚搏国际网址有符号或无符号输入,并提供可配置的输出延迟。

除法器IP核采用非恢复除法实现整数除法运算。

在整数除法运算中,1位除法有N个阶段,其中N为商的宽度。

每个阶段生成一个1位商和部分余数。在最后一个阶段,生成最终的商和余数。1位除法使用加法-减法比较部分余数和分母,得到一个新的部分余数。商位数的选择是基于部分余数的符号。在最后一个阶段,对部分余数进行修正,得到最终的余数。

分频IP核支持可配置的输出延迟。亚搏国际网址延迟可以是从1到N的任意数量的时钟周期。当延迟设置为M值时,M个输出寄存器的阶段被均匀地分布到1位除法操作的N个阶段中。最后的除法阶段总是有输出寄存器。

特性

  • 亚搏国际网址支持有符号或无符号的分子和分母
  • 亚搏国际网址支持分子和分母数据宽度4-64
  • 亚搏国际网址支持强制正余数
  • 亚搏国际网址支持可配置的输出延迟
  • 可选的时钟启用和数据有效端口

分频器IP核是IPexpress用户可配置的IP核,它允许配置IP和生成用于设计的netlist和仿真文件。请注意,除非购买了IP许可证,否则生成的位流可能包含倒计时逻辑。

跳转到

框图

性能和尺寸

20位分子
10位分母
20输出延迟
LatticeECP3 LatticeECP2 / M LatticeXP2
最低设备要求 LFE3-17EA LFE2-6E LFXP2-5E
有针对性的设备 LFE3-35EA-8FN672C LFE2-35E-7F672C LFXP2-30E-7F672C
寄存器 828 828 886
附近地区 311 311 368
446 446 484
24位分子
12位分母
12个输出延迟
LatticeECP3 LatticeECP2 / M LatticeXP2
最低设备要求 LFE3-17EA LFE2-6E LFXP2-5E
有针对性的设备 LFE3-35EA-8FN672C LFE2-35E-7F672C LFXP2-30E-7F672C
寄存器 586 586 619
附近地区 409 409 442
409 409 431
32位的分子
32位的分母
32个输出延迟
LatticeECP3 LatticeECP2 / M LatticeXP2
最低设备要求 LFE3-17EA LFE2-6E LFXP2-5E
有针对性的设备 LFE3-35EA-8FN672C LFE2-35E-7F672C LFXP2-30E-7F672C
寄存器 3127 3123 3137
附近地区 1459 1459 1458
1791 1788 1791

1.性能和利用率数据是使用Lattice Diamond 2.0和Synopsys®Synplify™Pro为Lattice F-2012.03L软件生成的。当使用不同的软件版本或针对给定FPGA家族中的不同设备密度或速度等级时,性能可能会有所不同。

订购信息

家庭 零件号
LatticeECP3 DIVIDE-E3-U
LatticeECP2 DIVIDE-P2-U
LatticeECP2M DIVIDE-PM-U
LatticeXP2 DIVIDE-X2-U

购买:欲了解如何购买IP核,请联系您的当地格子销售处。

文档

快速参考
信息资源
下载
标题 数量 版本 日期 格式 大小
分频IP核心用户指南
IPUG108 1.0 6/26/2012 PDF 1.3 MB
平行RapidIO用户指南
11/1/2005 PDF 1.2 MB
标题 数量 版本 日期 格式 大小
IP模块评估教程
8/1/2004 PDF 216.1 KB
IPexpress快速启动指南
8/5/2010 PDF 304.8 KB
标题 数量 版本 日期 格式 大小
基于FPGA的并行RapidIO评估包
日期 邮政编码 1.6 MB


与大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookies。继续使用本网站,即表示您同意使用本网站所述的cookies饼干的政策