UART 16550 IP核心

Serial communications receiver and transmitter IP

格子半导亚博体彩官网体UART(通用异步接收器/发射器)16550 IP内核设计用于串行通信,支持RS-232,RS-422,RS-485和电子行业协会(EIA)标准等。亚搏国际网址设计具有接收器(串行到并行转换器)和发射器(平行于串行转换器),每个接收器(平行于串行转换器)分别受控。本IP内核的寄存器集,数据传输协议和中断生成与具有集成传输的国家半导体PC16550D UART兼容,并接收FIFO,该FIFO可缓解过度开销的主机。

特征

  • 与国家半导体PC16550D UART兼容(NS-PC16550D)
  • 在串行数据中添加或删除标准异步通信位(启动,停止和奇偶校验)
  • Independently controlled transmit, receive, line status, and data set interrupts
  • MODEM control functions (CTS, RTS, DSR, DTR, RI, and DCD)
  • FIFO mode transmitter and receiver, each are buffered with 16-bytes FIFO to reduce the CPU overhead

框图

资源利用率

Device CLK FMAX(MHz)* 切片寄存器 LUTs EBRs
ICE40UP5K. 52.507 674 1281. 0.
LIFCL-40 168.209 653 841. 0.

文件

Quick Reference
Downloads
标题 数字 VERSION DATE 格式 尺寸
UART 16550 IP核心- Lattice Radiant Software
FPGA-IPUG-02100 1.2 6/24/2020 PDF. 1.1 MB
标题 数字 VERSION DATE 格式 尺寸
UART 16550 IP核心
1.0 4/10/2018 IPK. 277.1 KB.
UART 16550 IP核心用户指南
FPGA-IPUG-02035 1.3 12/10/2019 PDF. 1.2 MB

*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述Cookie Policy